La fonctionnalité de recherche est en construction.
La fonctionnalité de recherche est en construction.

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. ex. Some numerals are expressed as "XNUMX".
Copyrights notice

The original paper is in English. Non-English content has been machine-translated and may contain typographical errors or mistranslations. Copyrights notice

Accelerating Relaxation Using Dynamic Error Prediction Accélération de la relaxation grâce à la prédiction dynamique des erreurs

Hong Bo CHE, Jin Wook KIM, Tae Il BAE, Young Hwan KIM

  • Vues en texte intégral

    0

  • Citer

Résumé:

Un nouveau schéma d'accélération qui diminue le nombre d'itérations requises dans la méthodologie de relaxation est proposé. Le schéma proposé utilise la prédiction d'erreur dynamique d'une approximation améliorée de la solution lors d'un calcul itératif. L'application du schéma proposé aux simulations de circuits a nécessité en moyenne 67.3 % d'itérations en moins par rapport aux méthodes de relaxation non accélérées.

Publication
IEICE TRANSACTIONS on Fundamentals Vol.E92-A No.2 pp.648-651
Date de publication
2009/02/01
Publicisé
ISSN en ligne
1745-1337
DOI
10.1587/transfun.E92.A.648
Type de manuscrit
LETTER
Catégories
Technologie de conception VLSI et CAO

Auteurs

Mots-clés

Table des matières